Instrukcja obsługi Intel 8XC196Jx

Instrukcja obsługi dla urządzenia Intel 8XC196Jx

Urządzenie: Intel 8XC196Jx
Kategoria: Sprzet komputerowy
Producent: Intel
Rozmiar: 2.83 MB
Data dodania: 6/21/2014
Liczba stron: 136
Drukuj instrukcję

Pobierz

Jak korzystać?

Naszym celem jest zapewnienie Ci jak najszybszego dostępu do treści zawartych w instrukcji obsługi urządzenia Intel 8XC196Jx. Korzystając z podglądu online możesz szybko przejrzeć spis treści i przejść do strony, na której znajdziesz rozwiązanie swojego problemu z Intel 8XC196Jx.

Dla Twojej wygody

Jeżeli przeglądanie instrukcji Intel 8XC196Jx bezpośrednio na tej stornie nie jest dla Ciebie wygodne, możesz skorzystać z dwóch możliwych rozwiązań:

  • Przeglądanie pełnoekranowe - Aby wygodnie przeglądać instrukcję (bez pobierania jej na komputer) możesz wykorzystać tryp przeglądania pełnoekranowego. Aby uruchomić przeglądanie instrukcji Intel 8XC196Jx na pełnym ekranie, użyj przycisku Pełny ekran.
  • Pobranie na komputer - Możesz również pobrać instrukcję Intel 8XC196Jx na swój komputer i zachować ją w swoich zbiorach. Jeżeli nie chcesz jednak marnować miejsca na swoim urządzeniu, zawsze możesz pobrać ją w przyszłości z ManualsBase.
Intel 8XC196Jx Instrukcja obsługi - Online PDF
Advertisement
« Page 1 of 136 »
Advertisement
Wersja drukowana

Wiele osób woli czytać dokumenty nie na ekranie, lecz w wersji drukowanej. Opcja wydruku instrukcji również została przewidziana i możesz z niej skorzystać klikając w link znajdujący się powyżej - Drukuj instrukcję. Nie musisz drukować całej instrukcji Intel 8XC196Jx a jedynie wybrane strony. Szanuj papier.

Streszczenia

Poniżej znajdziesz zajawki treści znajdujących się na kolejnych stronach instrukcji do Intel 8XC196Jx. Jeżeli chcesz szybko przejrzeć zawartość stron znajdujących się na kolejnych strinach instrukcji, możesz z nich skorzystać.

Streszczenia treści
Streszczenie treści zawartej na stronie nr. 1

8XC196L x Supplement to
8XC196K x, 8XC196J x,
87C196CA User’s Manual
August 2004
Order Number: 272973-003

Streszczenie treści zawartej na stronie nr. 2

Information in this document is provided in connection with Intel products. No license, express or implied, by estoppel or otherwise, to any intellectual property rights is granted by this document. Except as provided in Intel’s Terms and Conditions of Sale for such products, Intel assumes no liability whatsoever, and Intel disclaims any express or implied warranty, relating to sale and/or use of Intel products including liability or warranties relating to fitness for a particular purpose, mer

Streszczenie treści zawartej na stronie nr. 3

CONTENTS CHAPTER 1 GUIDE TO THIS MANUAL 1.1 MANUAL CONTENTS ................................................................................................... 1-1 1.2 RELATED DOCUMENTS .............................................................................................. 1-2 CHAPTER 2 ARCHITECTURAL OVERVIEW 2.1 MICROCONTROLLER FEATURES .............................................................................. 2-1 2.2 BLOCK DIAGRAM.....................................................

Streszczenie treści zawartej na stronie nr. 4

8XC196LX SUPPLEMENT CHAPTER 6 SYNCHRONOUS SERIAL I/O PORT 6.1 SSIO 0 CLOCK REGISTER........................................................................................... 6-1 6.2 SSIO 1 CLOCK REGISTER........................................................................................... 6-2 CHAPTER 7 EVENT PROCESSOR ARRAY 7.1 EPA FUNCTIONAL OVERVIEW ................................................................................... 7-1 7.1.1 EPA Mask Registers ..........................

Streszczenie treści zawartej na stronie nr. 5

CONTENTS 8.6 PROGRAMMING THE J1850 CONTROLLER ............................................................ 8-16 8.6.1 Programming the J1850 Command (J_CMD) Register ..........................................8-16 8.6.2 Programming the J1850 Configuration (J_CFG) Register ......................................8-18 8.6.3 Programming the J1850 Delay Compensation (J_DLY) Register ...........................8-19 8.6.4 Programming the J1850 Status (J_STAT) Register .....................................

Streszczenie treści zawartej na stronie nr. 6

8XC196LX SUPPLEMENT FIGURES Figure Page 2-1 8XC196Lx Block Diagram ............................................................................................2-2 2-2 Clock Circuitry (87C196LA, LB Only) ...........................................................................2-3 2-3 Internal Clock Phases (Assumes PLL is Bypassed).....................................................2-4 2-4 Effect of Clock Mode on Internal CLKOUT Frequency.................................................2-5 2-5

Streszczenie treści zawartej na stronie nr. 7

CONTENTS FIGURES Figure Page 11-1 Slave Programming Circuit.........................................................................................11-3 11-2 Serial Port Programming Circuit.................................................................................11-4 A-1 87C196LA 52-pin PLCC Package............................................................................... A-3 A-2 87C196LB 52-pin PLCC Package.............................................................................

Streszczenie treści zawartej na stronie nr. 8

8XC196LX SUPPLEMENT TABLES Table Page 1-1 Related Documents......................................................................................................1-2 2-1 Features of the 8XC196Lx and 8XC196Kx Product Famiies .......................................2-1 2-2 State Times at Various Frequencies ............................................................................2-4 2-3 Relationships Between Input Frequency, Clock Multiplier, and State Times ...............2-5 2-4 UPROM Programmi

Streszczenie treści zawartej na stronie nr. 9

1 Guide to This Manual

Streszczenie treści zawartej na stronie nr. 10

Streszczenie treści zawartej na stronie nr. 11

CHAPTER 1 GUIDE TO THIS MANUAL This document is a supplement to the 8XC196Kx, 8XC196Jx, 87C196CA Microcontroller Family User’s Manual. It describes the differences between the 8XC196Lx and the 8XC196Kx family of microcontrollers. For information not found in this supplement, please consult the 8XC196Kx, 8XC196Jx, 87C196CA Microcontroller Family User’s Manual (order number 272258) or the 8XC196Lx datasheets listed in the “Related Documents” section of this chapter. 1.1 MANUAL CONTENTS This supple

Streszczenie treści zawartej na stronie nr. 12

8XC196LX SUPPLEMENT Appendix A — Signal Descriptions — provides reference information for the 8XC196Lx de- vice pins, including descriptions of the pin functions, reset status of the I/O and control pins, and package pin assignments. Glossary — defines terms with special meaning used throughout this supplement. Index — lists key topics with page number references. 1.2 RELATED DOCUMENTS Table 1-1 lists additional documents that you may find useful in designing systems incorporating the 8XC196Lx m

Streszczenie treści zawartej na stronie nr. 13

2 Architectural Overview

Streszczenie treści zawartej na stronie nr. 14

Streszczenie treści zawartej na stronie nr. 15

CHAPTER 2 ARCHITECTURAL OVERVIEW This chapter describes architectural differences between the 8XC196Lx (87C196LA, 87C196LB, and 83C196LD) and the 8XC196Kx (8XC196Kx, 8XC196Jx, and 87C196CA) microcontroller families. Both the 8XC196Lx and the 8XC196Kx are designed for high-speed calculations and fast I/O, and share a common architecture and instruction set with few deviations. This chapter provides a high-level overview of the deviations between the two families. NOTE ® This supplement describes

Streszczenie treści zawartej na stronie nr. 16

8XC196LX SUPPLEMENT 2.2 BLOCK DIAGRAM Figure 2-1 is a simplified block diagram that shows the major blocks within the microcontroller. Observe that the slave port peripheral does not exist on the 8XC196Lx. Optional Core Interrupt (CPU, Memory ROM/ Controller Controller) OTPROM Optional Peripheral Clock and Code/Data Transaction Power Mgmt. RAM Server I/O SIO SSIO EPA A/D WDT J1850 Note: The J1850 peripheral is unique to the 87C196LB device. The A/D peripheral is unique to the 87C196LA, LB device

Streszczenie treści zawartej na stronie nr. 17

ARCHITECTURAL OVERVIEW Disable Phase Filter PLL Comparator (Powerdown) F XTAL1 XTAL1 Phase-locked Oscillator Phase-locked Loop PLLEN Clock Multiplier XTAL2 1 Disable Oscillator (Powerdown) 0 f Disable Clock Input (Powerdown) Divide by two Circuit To reset logic f/2 Disable Clocks (Idle, Powerdown) Clock CPU Clocks (PH1, PH2) Clock Failure Generators Detection Peripheral Clocks (PH1, PH2) f/2 Programmable OSC Divider (CLK1:0) 0 CLKOUT 1 Disable Clocks (Powerdown) A5290-01 Figure 2-2. Clock Circui

Streszczenie treści zawartej na stronie nr. 18

8XC196LX SUPPLEMENT XTAL1 tt 1 State Time 1 State Time PH1 PH2 CLKOUT Phase 1 Phase 2 Phase 1 Phase 2 A0805-01 Figure 2-3. Internal Clock Phases (Assumes PLL is Bypassed) The combined period of phase 1 and phase 2 of the internal CLKOUT signal defines the basic time unit known as a state time or state. Table 2-2 lists state time durations at various frequencies. Table 2-2. State Times at Various Frequencies f (Frequency Input to the State Time Divide-by-two Circuit) 8 MHz 250 ns 12 MHz 167 ns

Streszczenie treści zawartej na stronie nr. 19

ARCHITECTURAL OVERVIEW T XHCH XTAL1 (16 MHz) f PLLEN = 0 t = 62.5ns Internal CLKOUT f PLLEN = 1 t = 31.25ns Internal CLKOUT A3376-01 Figure 2-4. Effect of Clock Mode on Internal CLKOUT Frequency Table 2-3. Relationships Between Input Frequency, Clock Multiplier, and State Times F f t XTAL1 (Frequency PLLEN Multiplier (Input Frequency to (Clock State Time on XTAL1) the Divide-by-two Circuit) Period) 4 MHz 0 1 4 MHz 250 ns 500 ns 8 MHz 0 1 8 MHz 125 ns 250 ns 12 MHz 0 1 12 MHz 83.5 ns 167 ns 16

Streszczenie treści zawartej na stronie nr. 20

8XC196LX SUPPLEMENT Address: 1FF2H USFR1 (read only) Reset State: XXH The UPROM special-function register 1 (USFR1) reflects the status of unerasable, programmable read-only memory (UPROM) locations. This read-only register reflects the status of two bits that control the output frequency on CLKOUT. 7 0 — — — — — — CLK1 CLK0 Bit Bit Function Number Mnemonic 7:2 — Reserved. 1:0 CLK1:0 CLKOUT Control These bits reflect the programmed frequency of the CLKOUT signal: CLK1 CLK0 0 0 divide by 1 (CL


Podobne instrukcje
# Instrukcja obsługi Kategoria Pobierz
1 Intel 386 Instrukcja obsługi Sprzet komputerowy 7
2 Intel 8086-1 Instrukcja obsługi Sprzet komputerowy 12
3 Intel 87C196CA Instrukcja obsługi Sprzet komputerowy 8
4 Intel 8XC196Kx Instrukcja obsługi Sprzet komputerowy 2
5 Intel ARK |Core i7-4770K Processor BX80646I74770K Instrukcja obsługi Sprzet komputerowy 27
6 Intel AXXRAKSAS2 Instrukcja obsługi Sprzet komputerowy 1
7 Intel 430TX Instrukcja obsługi Sprzet komputerowy 16
8 Intel 32882 Instrukcja obsługi Sprzet komputerowy 1
9 Intel BX80605I7880 Instrukcja obsługi Sprzet komputerowy 1
10 Intel 80302 Instrukcja obsługi Sprzet komputerowy 1
11 Intel 6300ESB ICH Instrukcja obsługi Sprzet komputerowy 4
12 Intel 80C186EA Instrukcja obsługi Sprzet komputerowy 1
13 Intel 460GX Instrukcja obsługi Sprzet komputerowy 4
14 Intel 6700PXH Instrukcja obsługi Sprzet komputerowy 4
15 Intel BX80623I72600S Instrukcja obsługi Sprzet komputerowy 1
16 Sony MSAKIT-PC4A Instrukcja obsługi Sprzet komputerowy 2
17 Sony MRW62E-S1 2694866142 Instrukcja obsługi Sprzet komputerowy 5
18 Philips MATCH LINE 9596 Instrukcja obsługi Sprzet komputerowy 17
19 Sony 64GB SDHC Class 10 Memory Card Readers SF32UY Instrukcja obsługi Sprzet komputerowy 1
20 Philips PSC702 Instrukcja obsługi Sprzet komputerowy 1