Renesas SH7641の取扱説明書

デバイスRenesas SH7641の取扱説明書

デバイス: Renesas SH7641
カテゴリ: ネットワークカード
メーカー: Renesas
サイズ: 6.38 MB
追加した日付: 5/26/2013
ページ数: 1036
説明書を印刷

ダウンロード

使い方は?

私たちの目的は、皆様方にデバイスRenesas SH7641の取扱説明書に含まれたコンテンツを可能な限り早く提供することです。オンラインプレビューを使用すると、Renesas SH7641に関してあなたが抱えている問題に対する解決策の内容が素早く表示されます。

便宜上

説明書Renesas SH7641をこちらのサイトで閲覧するのに不都合がある場合は、2つの解決策があります:

  • フルスクリーン表示 – 説明書を(お使いのコンピュータにダウンロードすることなく)便利に表示させるには、フルスクリーン表示モードをご使用ください。説明書Renesas SH7641のフルスクリーン表示を起動するには、全画面表示ボタンを押してください。
  • コンピュータにダウンロード - Renesas SH7641の説明書をお使いのコンピュータにダウンロードし、ご自身のコレクションに加えることもできます。デバイス上のスペースを無駄にしたくない場合は、いつでもManualsBaseサイトでダウンロードすることもできます。
Renesas SH7641 取扱説明書 - Online PDF
Advertisement
« Page 1 of 1036 »
Advertisement
印刷版

多くの人々は画面表示ではなく印刷された説明書を読むほうを好みます。説明書を印刷するオプションも提供されており、上記のリンクをクリックすることによりそれを利用できます - 説明書を印刷。説明書Renesas SH7641を全部印刷する必要はなく、選択したページだけを印刷できます。紙を節約しましょう。

要旨

次のページにある説明書Renesas SH7641の内容のプレビューは、以下にあります。次のページにある説明書の内容をすぐに表示したい場合は、こちらをご利用ください。

内容要旨
ページ1に含まれる内容の要旨

REJ09B0023-0400









SH7641
32
Hardware Manual

Renesas 32-Bit RISC Microcomputer
SuperH™ RISC engine Family / SH7641 Series


SH7641 HD6417641










Rev.4.00
Revision Date: Sep. 14, 2005

ページ2に含まれる内容の要旨

Rev. 4.00 Sep. 14, 2005 Page ii of l

ページ3に含まれる内容の要旨

Keep safety first in your circuit designs! 1. Renesas Technology Corp. puts the maximum effort into making semiconductor products better and more reliable, but there is always the possibility that trouble may occur with them. Trouble with semiconductors may lead to personal injury, fire or property damage. Remember to give due consideration to safety when making your circuit designs, with appropriate measures such as (i) placement of substitutive, auxiliary circuits, (ii) use of nonflammabl

ページ4に含まれる内容の要旨

General Precautions on Handling of Product 1. Treatment of NC Pins Note: Do not connect anything to the NC pins. The NC (not connected) pins are either not connected to any of the internal circuitry or are used as test pins or to reduce noise. If something is connected to the NC pins, the operation of the LSI is not guaranteed. 2. Treatment of Unused Input Pins Note: Fix all unused input pins to high or low level. Generally, the input pins of CMOS products are high-impedance input pins.

ページ5に含まれる内容の要旨

Important Notice on the Quality Assurance for this LSI Although the wafer process and assembly process of this LSI are entrusted to the external silicon foundries, the quality of this LSI is guaranteed for the customers under the quality assurance system of our company. However, if it is clear that our company is responsible for a defective product, we will only offer, after the agreement of both parties, to exchange it with a new product from stock. The following shows the robustness (ref

ページ6に含まれる内容の要旨

Configuration of This Manual This manual comprises the following items: 1. General Precautions on Handling of Product 2. Configuration of This Manual 3. Preface 4. Contents 5. Overview 6. Description of Functional Modules • CPU and System-Control Modules • On-Chip Peripheral Modules The configuration of the functional description of each module differs according to the module. However, the generic style includes the following items: i) Feature ii) Input/Output Pin iii) Register Des

ページ7に含まれる内容の要旨

Rev. 4.00 Sep. 14, 2005 Page vii of l

ページ8に含まれる内容の要旨

Preface The SH7641 RISC (Reduced Instruction Set Computer) microcomputer includes a Renesas Technology original RISC CPU as its core, and the peripheral functions required to configure a system. Target Users: This manual was written for users who will be using this LSI in the design of application systems. Users of this manual are expected to understand the fundamentals of electrical circuits, logical circuits, and microcomputers. Objective: This manual was written to explain the hardware

ページ9に含まれる内容の要旨

Rules: Register name: The following notation is used for cases when the same or a similar function, e.g. serial communication, is implemented on more than one channel: XXX_N (XXX is the register name and N is the channel number) Bit order: The MSB (most significant bit) is on the left and the LSB (least significant bit) is on the right. Number notation: Binary is B'xxxx, hexadecimal is H'xxxx, decimal is xxxx. Signal notation: An overbar is added to a low-active signal: xxxx Relate

ページ10に含まれる内容の要旨

Abbreviations ADC Analog to digital converter ALU Arithmetic logic unit bpp bits per pixel bps bits per second BSC Bus state controller CODEC Coder-decoder CPG Clock pulse generator CPU Central processing unit CRC Cyclic redundancy check DMAC Direct memory access controller DSP Digital signal processor ESD Electrostatic discharge ECC Error checking and correction etu Elementary time unit FIFO First-in first-out Hi-Z High impedance H-UDI User debugging interface INTC Interrupt c

ページ11に含まれる内容の要旨

USB Universal serial bus WDT Watch dog timer Rev. 4.00 Sep. 14, 2005 Page xi of l

ページ12に含まれる内容の要旨

Rev. 4.00 Sep. 14, 2005 Page xii of l

ページ13に含まれる内容の要旨

Contents Section 1 Overview................................................................................................1 1.1 Features.................................................................................................................................. 1 1.2 Block Diagram....................................................................................................................... 7 1.3 Pin Assignments..................................................................

ページ14に含まれる内容の要旨

3.1.5 Shift Operations.................................................................................................... 109 3.1.6 Most Significant Bit Detection Operation ............................................................ 112 3.1.7 Rounding Operation.............................................................................................. 115 3.1.8 Overflow Protection.............................................................................................. 117 3.1.9 Data

ページ15に含まれる内容の要旨

6.2 Register Descriptions......................................................................................................... 166 6.2.1 Standby Control Register (STBCR)...................................................................... 166 6.2.2 Standby Control Register 2 (STBCR2)................................................................. 167 6.2.3 Standby Control Register 3 (STBCR3)................................................................. 168 6.2.4 Standby Control Regi

ページ16に含まれる内容の要旨

9.1.1 TRAPA Exception Register (TRA) ...................................................................... 198 9.1.2 Exception Event Register (EXPEVT)................................................................... 199 9.1.3 Interrupt Event Register 2 (INTEVT2)................................................................. 199 9.2 Exception Handling Function ............................................................................................ 200 9.2.1 Exception Handling Flow ..

ページ17に含まれる内容の要旨

10.6.2 Timing to Clear an Interrupt Source ..................................................................... 240 Section 11 User Break Controller (UBC) ..........................................................241 11.1 Features.............................................................................................................................. 241 11.2 Register Descriptions......................................................................................................... 2

ページ18に含まれる内容の要旨

12.4.4 SDRAM Control Register (SDCR)....................................................................... 314 12.4.5 Refresh Timer Control/Status Register (RTCSR)................................................. 317 12.4.6 Refresh Timer Counter (RTCNT)......................................................................... 319 12.4.7 Refresh Time Constant Register (RTCOR) .......................................................... 319 12.4.8 Reset Wait Counter (RWTCNT) ....................

ページ19に含まれる内容の要旨

Section 14 U Memory........................................................................................451 14.1 Features.............................................................................................................................. 451 14.2 U Memory Access from CPU ............................................................................................ 452 14.3 U Memory Access from DSP....................................................................................

ページ20に含まれる内容の要旨

2 16.3.9 I C Bus Shift Register (ICDRS)............................................................................ 487 16.3.10 NF2CYC Register (NF2CYC).............................................................................. 487 16.4 Operation ........................................................................................................................... 488 2 16.4.1 I C Bus Format................................................................................................


類似の説明書
# 取扱説明書 カテゴリ ダウンロード
1 Renesas 70 取扱説明書 ネットワークカード 1
2 Renesas 740 Family 取扱説明書 ネットワークカード 2
3 Renesas 4514 取扱説明書 ネットワークカード 0
4 Renesas Converter Board M30290T-80FPD 取扱説明書 ネットワークカード 0
5 Renesas Asynchronous SH7145F 取扱説明書 ネットワークカード 0
6 Renesas Compact Emulator M30620T-CPE 取扱説明書 ネットワークカード 3
7 Renesas Converter Board for M30102 M30102T-PTC 取扱説明書 ネットワークカード 0
8 Renesas Compact Emulator M34571T2-CPE 取扱説明書 ネットワークカード 0
9 Renesas Converter Board M3T-F160-100NSE 取扱説明書 ネットワークカード 0
10 Renesas Converter Board M3T-100LCC-QSD 取扱説明書 ネットワークカード 1
11 Renesas Converter Board for M32171FxxFP M32171T-PTC 取扱説明書 ネットワークカード 1
12 Renesas Converter Board M37530T-PTCB 取扱説明書 ネットワークカード 0
13 Renesas Converter Board M30291T-64FPD 取扱説明書 ネットワークカード 0
14 Renesas Converter Board M3T-F160-100NRB 取扱説明書 ネットワークカード 0
15 Renesas Converter Board M3T-FLX-42SPB 取扱説明書 ネットワークカード 0
16 Sony BTA-NW1A 取扱説明書 ネットワークカード 2
17 Sony BKMW-E3000 取扱説明書 ネットワークカード 2
18 Sony AC-SQ950D 取扱説明書 ネットワークカード 0
19 Sony BBV RX100 取扱説明書 ネットワークカード 3
20 Sony CLIE A-AVZ-100-11 取扱説明書 ネットワークカード 1