Instruction d'utilisation Intel IXF1104

Instruction d'utilisation pour le dispositif Intel IXF1104

Dispositif: Intel IXF1104
Catégorie: Commutateur
Fabricant: Intel
Dimension: 3.21 MB
Date d'addition: 3/21/2013
Nombre des pages: 227
Imprimez l'instruction

Téléchargez

Comment utiliser?

Notre objectif consiste à vous assurer le plus rapide accès au contenu de l'instruction d'utilisation du dispositif Intel IXF1104. En utilisant l'aperçu en ligne vous pouvez parcourir le sommaire et passer à la page où vous trouverez la résolution de votre problème avec Intel IXF1104.

Pour votre confort

Si regarder l'instruction Intel IXF1104 directement sur la page n'est pas confortable pour vous, vous pouvez profiter de deux solutions possibles:

  • Exploration au mode de plein écran - pour analyser l'instruction d'une manière commode (sans l'avoir téléchargée sur votre ordinateur) vous pouvez utiliser le mode d'exploration en plein écran. Pour démarrer l'exploration de l'instruction Intel IXF1104 en plein écran, utilisez le bouton Plein écran.
  • Téléchargement sur l'ordinateur - vous pouvez aussi télécharger l'instruction Intel IXF1104 sur votre ordinateur et la sauvegarder dans vos ressources. Si vous n'avez pas envie de gaspiller votre espace disque, vous pouvez toujours télécharger cette instruction du ManualsBase dans l'avenir.
Intel IXF1104 Manuel d'utilisation - Online PDF
Advertisement
« Page 1 of 227 »
Advertisement
Version imprimée

Beaucoup de gens préfèrent de lire les documents dans la version imprimée et non pas sur l'écran. L'option d'impression de l'instruction est aussi prévue et vous pouvez en profiter en cliquant le lien ci-dessus - Imprimez l'instruction. Il n'est pas nécessaire d'imprimer toute l'instruction Intel IXF1104 - on peut choisir des pages. Economisez le papier.

Résumés

Vous trouverez ci-dessous les annonces des contenus qui se trouvent sur les pages suivantes de l'instruction de Intel IXF1104. Si vous voulez parcourir rapidement le contenu des pages suivantes de l'instruction, vous pouvez en profiter.

Résumés du contenu
Résumé du contenu de la page N° 1

®
Intel IXF1104 4-Port Gigabit Ethernet
Media Access Controller
Datasheet
®
The Intel IXF1104 is a four-port Gigabit MAC that supports IEEE 802.3 10/100/1000 Mbps
applications. The IXF1104 supports a System Packet Interface Phase 3 (SPI3) system interface
to a network processor or ASIC, and concurrently supports copper and fiber physical layer
devices (PHYs).
The copper PHY interface implements the Gigabit Media Independent Interface (GMII) and the
Reduced Gigabit Media Independent Interfac

Résumé du contenu de la page N° 2

Applications Load Balancing Systems Base Transceiver Station MultiService Switch Serving GRPS Support Node (SGSN) Web Caching Appliances General Packet Radio Services (GGSN) Intelligent Backplane Interfaces Packet Data Serving Note (PDSN) Edge Router Digital Subscriber Line Access Multiplexer (DSLAM) Base Station Controller Cable Modem Termination System Redundant Line Cards (CMTS) ® INFORMATION IN THIS DOCUMENT IS PROVIDED IN CONNECTION WITH INTEL PRODUCTS. NO LICENS

Résumé du contenu de la page N° 3

Contents Contents 1.0 Introduction..................................................................................................................................19 1.1 What You Will Find in This Document ................................................................................19 1.2 Related Documents ............................................................................................................19 2.0 General Description .....................................................

Résumé du contenu de la page N° 4

Contents 5.1.5.1 Speed.....................................................................................................77 5.1.5.2 Duplex....................................................................................................77 5.1.5.3 Copper Auto-Negotiation .......................................................................77 5.1.6 Jumbo Packet Support ..........................................................................................77 5.1.6.1 Rx Statistics .........

Résumé du contenu de la page N° 5

Contents 5.6.2.3 Receiver Operational Overview ...........................................................104 5.6.2.4 Selective Power-Down.........................................................................104 5.6.2.5 Receiver Jitter Tolerance .....................................................................104 5.6.2.6 Transmit Jitter ......................................................................................105 5.6.2.7 Receive Jitter .........................................

Résumé du contenu de la page N° 6

Contents 6.0 Applications...............................................................................................................................129 6.1 Change Port Mode Initialization Sequence.......................................................................129 7.0 Electrical Specifications ...........................................................................................................131 7.1 DC Specifications ..............................................................

Résumé du contenu de la page N° 7

Contents 9.2 Package Specifics for the IXF1104...................................................................................223 9.3 Package Information.........................................................................................................224 9.3.1 Example Package Marking ..................................................................................226 10.0 Product Ordering Information .....................................................................................

Résumé du contenu de la page N° 8

Contents 43 MDIO Write Timing Diagram ....................................................................................................145 44 MDIO Read Timing Diagram .................................................................................................... 145 45 Bus Timing Diagram .................................................................................................................146 46 Write Cycle Diagram................................................................

Résumé du contenu de la page N° 9

Contents 33 Mode 1 Clock Cycle to Data Bit Relationship ...........................................................................117 34 LED_DATA# Decodes..............................................................................................................118 35 LED Behavior (Fiber Mode) ......................................................................................................118 36 LED Behavior (Copper Mode) ..................................................................

Résumé du contenu de la page N° 10

Contents 83 Flush TX ($ Port_Index + 0x11)................................................................................................166 84 FC Enable ($ Port_Index + 0x12).............................................................................................167 85 FC Back Pressure Length ($ Port_Index + 0x13).....................................................................167 86 Short Runts Threshold ($ Port_Index + 0x14)............................................................

Résumé du contenu de la page N° 11

Contents 133 TX FIFO Low Watermark Register Ports 0 - 3 ($0x60A – 0x60D)............................................203 134 TX FIFO MAC Threshold Register Ports 0 - 3 ($0x614 – 0x617) .............................................204 135 TX FIFO Overflow/Underflow/Out of Sequence Event ($0x61E)..............................................205 136 Loop RX Data to TX FIFO (Line-Side Loopback) Ports 0 - 3 ($0x61F) ...................................206 137 TX FIFO Port Reset ($0x620)................

Résumé du contenu de la page N° 12

Contents Revision History Revision Number: 007 Revision Date: March 25, 2004 (Sheet 1 of 5) Page # Description All Globally replaced GBIC with Optical Module Interface. All Globally edited signal names. Globally changed SerDes and PLL analog power ball names as follows: TXAVTT and RXAVTT changed to AVDD1P8_2 TXAV25 and RXAV25 changed to AVDD2P5_2 All PLL1_VDDA and PLL2_VDDA changed to AVDD1P8_1 PLL3_VDDA changed to AVDD2P5_1 PLL1_GNDA, PLL2_GNDA, and PLL3_GNDA changed to GND Reworded and rearra

Résumé du contenu de la page N° 13

Contents Revision Number: 007 Revision Date: March 25, 2004 (Sheet 2 of 5) Page # Description Modified Section 4.3, “Signal Description Tables” [changed heading from “Signal Naming 38 Conventions; added new headings Section 4.1.1, “Signal Name Conventions” and Section 4.1.2, “Register Address Conventions”; and added/enhanced material under headings. Added new Section 4.5, “Multiplexed Ball Connections” with Table 16 “Line Side Interface 57 Multiplexed Balls” and Table 17 “SPI3 MPHY/SPHY Inte

Résumé du contenu de la page N° 14

Contents Revision Number: 007 Revision Date: March 25, 2004 (Sheet 3 of 5) Page # Description 97 Modified Figure 20 “RX_CTL Behavior” [changed signal names]. Modified Section 5.5, “MDIO Control and Interface” [changed 3.3 us to 3.3 ms in fourth paragraph, 98 third sentence]. Modified/replaced all text under Section 5.6, “SerDes Interface” on page 102 [added Table 29 102 “SerDes Driver TX Power Levels”]. NA Removed old Section 5.6.2.4 AC/DC Coupling. NA Removed old Section 5.6.2.9 System Jitte

Résumé du contenu de la page N° 15

Contents Revision Number: 007 Revision Date: March 25, 2004 (Sheet 4 of 5) Page # Description Broke up the old Register Map into Table 59 “MAC Control Registers ($ Port Index + Offset)”, Table 60 “MAC RX Statistics Registers ($ Port Index + Offset)”, Table 61 “MAC TX Statistics Registers ($ Port Index + Offset)”, Table 62 “PHY Autoscan Registers ($ Port Index + Offset)”, 155 Table 63 “Global Status and Configuration Registers ($ 0x500 - 0X50C)”, Table 64 “RX FIFO Registers ($ 0x580 - 0x5BF)

Résumé du contenu de la page N° 16

Contents Revision Number: 007 Revision Date: March 25, 2004 (Sheet 5 of 5) Page # Description Modified Table 136 “Loop RX Data to TX FIFO (Line-Side Loopback) Ports 0 - 3 ($0x61F)” 206 [renamed heading and bit name]. Modified Table 138 “TX FIFO Overflow Frame Drop Counter Ports 0 - 3 ($0x621 – 0x624)” 207 [renamed from TX FIFO Number of Frames Removed Ports 3 - 0]. Modified Table 139 “TX FIFO Errored Frame Drop Counter Ports 0 - 3 ($0x625 – 0x629)” [renamed 208 from TX FIFO Number of Dropped

Résumé du contenu de la page N° 17

Contents Revision Number: 006 Revision Date: August 21, 2003 (Sheet 2 of 2) Page # Description Modified Table 53 “IPG Receive and Transmit Time Register (Addr: Port_Index + 0x0A – + 140 0x0C)”. 143 Modified Table 60 “Short Runts Threshold Register (Addr: Port_Index + 0x14)”. 143 Modified Table 61 “Discard Unknown Control Frame Register (Addr: Port_Index + 0x15)”. 143 Modified Table 62 “RX Config Word Register Bit Definition (Addr: Port_Index + 0x16)”. 145 Modified Table 64 “DiverseConfigWrite

Résumé du contenu de la page N° 18

Contents 18 Datasheet Document Number: 278757 Revision Number: 007 Revision Date: March 25, 2004

Résumé du contenu de la page N° 19

IXF1104 4-Port Gigabit Ethernet Media Access Controller 1.0 Introduction ® This document contains information on the Intel IXF1104 4-Port 10/100/1000 Mbps Ethernet Media Access Controller (MAC). 1.1 What You Will Find in This Document This document contains the following sections:  Section 2.0, “General Description” on page 20 provides the block diagram system architecture.  Section 3.0, “Ball Assignments and Ball List Tables” on page 22 shows the signal naming methodology and signal descri

Résumé du contenu de la page N° 20

IXF1104 4-Port Gigabit Ethernet Media Access Controller 2.0 General Description The IXF1104 provides up to a 4.0 Gbps interface to four individual 10/100/1000 Mbps full-duplex or 10/100 Mbps half-duplex-capable Ethernet Media Access Controllers (MACs). The network processor is supported through a System Packet Interface Phase 3 (SPI3) media interface. The following PHY interfaces are selected on a per-port basis:  Serializer/Deserializer (SerDes) with Optical Module Interface support  Gigab


Instructions pareilles
# Instruction d'utilisation Catégorie Téléchargez
1 Intel IXF1104 Manuel d'utilisation Equipement informatique 2
2 Intel 210T Manuel d'utilisation Commutateur 1
3 Intel 500 Manuel d'utilisation Commutateur 2
4 Intel 410T Manuel d'utilisation Commutateur 24
5 Intel 220T Manuel d'utilisation Commutateur 2
6 Intel 410 Manuel d'utilisation Commutateur 3
7 Intel 520T Manuel d'utilisation Commutateur 5
8 Intel 460T Manuel d'utilisation Commutateur 39
9 Intel AXXSW1GB Manuel d'utilisation Commutateur 7
10 Intel 82600 Manuel d'utilisation Commutateur 0
11 Intel cPCI-7200 Manuel d'utilisation Commutateur 2
12 Intel D15343-003 Manuel d'utilisation Commutateur 1
13 Intel BLADE SERVER IXM5414E Manuel d'utilisation Commutateur 2
14 Intel ETX CD Manuel d'utilisation Commutateur 2
15 Intel EthernetBoards Manuel d'utilisation Commutateur 4
16 Sony 4-296-436-11 (2) Manuel d'utilisation Commutateur 0
17 3Com 10/100BASE-TX Manuel d'utilisation Commutateur 61
18 3Com 2226-SFP Manuel d'utilisation Commutateur 688
19 3Com 16985ua.bk Manuel d'utilisation Commutateur 10
20 3Com 10BASE-T Manuel d'utilisation Commutateur 4